SerDes(Serializer/Deserializer,串行器/解串器)
芯片/板级/系统间高速物理层数据传输的核心技术。它将多路并行低速数据“串行化”成单路极高速信号(通常用PAM4调制)进行传输,到达接收端再“解串”恢复并行数据,从而实现高带宽、低延迟、低功耗的长距离传输。
在“GTC2026:物理算力版图演进”讨论中,SerDes是物理算力版图(即AI算力硬件基础设施的物理层布局与演进) 的关键拼图:
NVIDIA下一代平台(如Vera Rubin / Rubin Ultra、NVLink 6)采用400G甚至更高速率自定义SerDes,实现GPU-to-GPU全互联带宽翻倍(单GPU NVLink带宽达3.6TB/s+,整机架28.8TB/s+)。 配合CPO(Co-Packaged Optics,共封装光模块),将SerDes与光引擎集成,替代传统铜缆,突破电信号在距离/功耗/密度上的物理极限,支持百万GPU级“AI工厂”规模化。 核心意义:算力不再仅靠“堆晶体管”,而是通过物理层演进(SerDes速率提升 + 介质从铜→光)实现“高效、集约、全栈协同”,直接对应黄仁勋提到的“逼近物理极限”的新芯片突破。简单说,SerDes就是让海量GPU“高速对话”的“高速公路”。
核心产品为高速信号传输芯片(基于单通道12.5Gbps+ SerDes技术) +高清视频桥接/处理芯片。
2、盛科通信(SH:688702) ——国内商用以太网交换芯片领军,黑马
高性能Ethernet交换SoC芯片,内置高速SerDes PHY(支持400G/800G+),直接用于数据中心/AI服务器机架内/间互联(GPU-to-GPU、CPU-to-网卡)。
3、芯原股份(SH:688521) ——SerDes IP+接口IP设计服务
4、澜起科技(SH:688008,内存接口+SerDes/PCIe Retimer/CXL双轮驱动)